Por favor, use este identificador para citar o enlazar este ítem: http://dspace.espoch.edu.ec/handle/123456789/3567
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorMafla Medina, Gabriela Mercedes-
dc.contributor.authorOrtiz Espinosa, Aldiniver José-
dc.date.accessioned2014-12-01T19:53:35Z-
dc.date.available2014-12-01T19:53:35Z-
dc.date.issued2014-12-01T19:53:35Z-
dc.identifier.urihttp://dspace.espoch.edu.ec/handle/123456789/3567-
dc.description.abstractSe diseñó e implementó un prototipo de semáforo inteligente mediante una tarjeta electrónica de arreglos de compuertas programables en campo (FPGA), para minimizar la congestión vehicular. Para su diseño se empleó LabView 2012 ya que facilita la unión de la visión artificial con la tarjeta electrónica de arreglos de compuertas programables en campo (FPGA); en su implementación se utilizó madera MDF, pistas eléctricas, sensores de contacto, fuente de computadora, cámara, tarjeta electrónica de arreglos de compuertas programables en campo (FPGA) y Arduino. El control automático del semáforo, se realizó con la tarjeta Spartan 3-E, la cual se encarga de procesar mediante el algoritmo de coincidencia de colores la información adquirida por la cámara. Como resultado se obtuvo que en el sistema inteligente el tiempo de espera aproximado para 2 autos fue 18,75 ms, mientras que en el sistema tradicional el tiempo de espera aproximado para la misma cantidad de autos fue 60 ms. Se concluye que el prototipo de semáforo inteligente diseñado e implementado, actúa en función de la cantidad de autos, disminuyendo los tiempos de espera y minimizando la congestión vehicular. Se recomienda probar el prototipo diseñado en condiciones reales.es_ES
dc.language.isospaes_ES
dc.relation.ispartofseriesUDCTFIYE;108T0099-
dc.subjectAUTOMATIZACIONes_ES
dc.subjectDESARROLLO DE PROTOTIPOSes_ES
dc.subjectALGORITMOS DE RECONOCIMIENTO DE PATRONESes_ES
dc.subjectSEMÁFOROS INTELIGENTESes_ES
dc.titleEstudio de los algoritmos de reconocimiento de patrones para la automatización de un semáforo inteligente mediante FPGAses_ES
dc.typebachelorThesises_ES
Aparece en las colecciones: Ingeniero en Electrónica, Control y Redes Industriales; Ingeniero/a en Electrónica y Automatización

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
108T0099.pdf9,57 MBAdobe PDFVista previa
Visualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.